インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザインの制約

ID 683143
日付 4/03/2023
Public
ドキュメント目次

3.5.1.2. ボードトレース・モデルの定義

ボードトレース・モデルは、ボードトレースと終端ネットワークを一連の容量性、抵抗性、および誘導性のパラメーターのセットとして記述します。

Advanced I/O Timingは、モデルを使用して、出力バッファーからボードトレースの遠端までの出力信号をシミュレートします。出力モードの任意の出力ピンまたは双方向ピンのボード配線で、容量性負荷、任意の終端コンポーネント、およびトレース・インピーダンスを定義できます。各I/O規格または特定のピンに対して、全体的なボードトレース・モデルをコンフィグレーションできます。デザイン内の各I/O規格の全体的なボードトレース・モデルを定義します。 I/O規格を使用するすべてのピンにそのモデルを使用します。 Pin PlannerのBoard Trace Modelウィンドウを使用して、特定のピンのモデルをカスタマイズできます。

  1. Assignments > Device > Device and Pin Options をクリックします。
  2. Board Trace Modelをクリックして、各I/O規格のボードトレース・モデル値を定義します。
  3. I/O Timingをクリックして、ボードトレースの近端と遠端でデフォルトのI/Oタイミングオプションを定義します。
  4. Assignments > Pin Plannerをクリックし、ボードトレース・モデルの値を個々のピンに割り当てます。

ボードトレース・モデルの指定

## setting the near end series resistance model of sel_p output pin to 25 ohms
set_instance_assignment -name BOARD_MODEL_NEAR_SERIES_R 25 -to se1_p
## Setting the far end capacitance model for sel_p output signal to 6 picofarads
set_instance_assignment -name BOARD_MODEL_FAR_C 6P -to se1_p