インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

4.1.5.1. インテル® Cyclone® 10 GXデバイスにおけるピンマッピング

表 30.  HSSI カラムへのクロック入力ピン、PLL カウンター出力、およびクロック・コントロール・ブロック入力間のマッピング
クロック 供給元
inclk[0] 隣接する fPLL からの PLL カウンターC0C2
inclk[1] 隣接する fPLL からの PLL カウンターC1C3
inclk[2]inclk[3] 同じ HSSI バンク上にある 2 つの専用クロックピンのうちいずれか
表 31.  I/O カラムへのクロック入力ピン、PLL カウンター出力、およびクロック・コントロール・ブロック入力間のマッピング1 つのカウンターに対し、1 つのINCLKのみ割り当てることができます。
クロック 供給元
inclk[0] CLK_ [2,3] [A..L] _0p または隣接する I/O PLL からの任意のカウンター
inclk[1] CLK_[2,3][A..L]_0n または隣接する I/O PLL からの任意のカウンター
inclk[2] CLK_[2,3][A..L]_1p または隣接する I/O PLL からの任意のカウンター
inclk[3] CLK_[2,3][A..L]_1n または隣接する I/O PLL からの任意のカウンター