インテルのみ表示可能 — GUID: vlo1490602042226
Ixiasoft
1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
インテルのみ表示可能 — GUID: vlo1490602042226
Ixiasoft
7.1. エンハンスト・コンフィギュレーションおよびプロトコル経由のコンフィギュレーション
スキーム | データ幅 | 最大クロックレート (MHz) |
最大データレート (Mbps) 13 |
圧縮復元 | デザイン・セキュリティー14 | リモート・システム・アップデート |
---|---|---|---|---|---|---|
JTAG | 1 ビット | 33 | 33 | — | — | — |
EPCQ-Lコンフィギュレーション・デバイスを介したアクティブシリアル (AS) | 1ビット、 4 ビット |
100 | 400 | 有効 | 有効 | 有効 |
CPLDまたは外部マイクロコントローラーを介したパッシブシリアル (PS) | 1ビット | 125 | 100 | 有効 | 有効 | パラレル・フラッシュ・ローダー (PFL) IPコア |
CPLDまたは外部マイクロコントローラーを介した高速パッシブパラレル (FPP) | 8 ビット | 100 | 3200 | 有効 | 有効 | PFL IPコア |
16ビット | 有効 | 有効 | ||||
32 ビット | 有効 | 有効 | ||||
CvP (Configuration via Protocol) (PCIe) | ×1、×2、×4、×8レーン |
— | 5000 Gbpsの15 | 有効 | 有効 | — |
CvP (Configuration via Protocol) を使用してPCIeを介して インテル® Cyclone® 10 GXデバイスをコンフィギュレーションすることができます。 インテル® Cyclone® 10 GXCVPの実装は、PCIe 100 msのパワーアップ・ツー・アクティブ時間要件に準拠しています。
13 圧縮あるいはデザイン・セキュリティー機能のいずれかをイネーブルすると、最大データレートに影響を与えます。詳細については、 インテル® Cyclone® 10 GXデバイスのデータシートを参照してください。
14 暗号化と圧縮を同時に使用することはできません。
15 最大レートは、PCIeのプロトコル・オーバーヘッドによって制限されます。