インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

10.4.2.1.1. コア・アクセス・モードでのコンフィグレーション・レジスター

コアアクセスのコンフィグレーション・レジスターは 8 ビット・レジスターです。

図 174. コア・アクセスのコンフィギュレーション・レジスター


表 96.  コア・アクセスのコンフィギュレーション・レジスターの概要
ビット番号 ビット名 詳細
D0 MD0

チャネル・シーケンサのモード選択

  • MD[1:0]=2'b00—チャネル2からチャネル7へのチャネル・シーケンサ・サイクル
  • MD[1:0]=2'b01—チャネル0からチャネル7へのチャネル・シーケンサー・サイクル
  • MD[1:0]=2'b10—チャネル0からチャネル1へのチャネル・シーケンサー・サイクル
  • MD[1:0]=2'b11—IP コアによるコントロール。chsel[3:0]で変換するチャネルを指定
D1 MD1
D2 BU0

チャネル 0 — チャネル0 を表すレジスタービット。ユニポーラ選択向けに「0」にセットする。

D3 BU1

チャネル 1—チャネル 1 を表すレジスターのビット。ユニポーラー選択向けに「0」にセットします。

D4 NA

予約。0 にセット。

D5 なし

予約。0 にセット。

D6 CAL

キャリブレーション・イネーブルビット。「0」はキャリブレーション・オフ、「1」はキャリブレーション・オンを示します。キャリブレーションがオフの際には、12 ビットの最終的な変換データにキャリブレーション結果が含まれません。

D7 NA

予約。0 にセット。