インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

7.6. インテル® Cyclone® 10 GXデバイスのにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレードの改訂履歴

ドキュメント・バージョン 変更内容
2020.09.25 表: 使用可能なコンフィグレーションクロックソースおよびトランシーバーのキャリブレーションCLKUSR周波数 インテル® Cyclone® 10 GX デバイスを更新。 ASのサポートされているクロックソースとトランシーバーキャリブレーションCLKUSR周波数を更新。
2020.06.30 スレーブデバイスのDCLK周波数の決定に関するアクティブ・シリアル・マルチ・デバイス・コンフィグレーションセクションを更新。
2020.03.31 ユーザーモード トピックを更新。
2019.12.27 シミュレーション時に12mAの駆動強度のIBISモデルを使用する必要があることを明確にするための注記を追加。
2019.03.28 トレース長ガイドライン トピックのメモを更新。
2019.01.24 Intel® Webサイトでの Intel® のサポートされているコンフィグレーションデバイスセクション デバイスコンフィグレーション-サポートセンターのページのリンクを更新 。
2019.01.07 へのリンクを追加しました コンフィグレーションデバイス のページ Intel FPGAWebサイト。
2018.06.14 CLKUSRnCEO ピンのオプションでのコンフィグレーションピンの概要 インテル® Cyclone® 10 GX デバイス 示す表を更新。
2017.11.10
  • 「Intel Cyclone 10 GXデバイスのコンフィグレーション・スキームと機能」の表を更新。
    • パッシブシリアル(PS)スキームの最大クロックレートを100MHzから125MHzに更新。
    • 最大レートがPCIeプロトコルのオーバーヘッドによって制限されることを示すためにプロトコル経由のコンフィグレーション[CvP(PCIe *)]スキームの最大データレート値に脚注を追加。
  • ロックロックを解除する からの指示 必須のIEEE標準1149.1BSTJTAG命令
2017.05.08 初版