1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
5.2.2. インテル® Cyclone® 10 GXデバイスでのI/O 規格電圧レベル
インテル® Cyclone® 10 GXで、すべてのパッケージが異なる電源電圧のシステムとインターフェイスできます。
- I/OバッファーはVCCP、VCCPT、およびVCCIOによって駆動されます。
- デバイスの各I/O バンクは、独自のVCCIO電源を有しており、1 つのVCCIO電圧のみをサポートすることができます。
- すべてのI/Oバンクで、リストされているVCCIO電圧のいずれか(2.5Vと3.0Vを除く)を使用できます。
- 2.5 V と 3.0 V VCCIO 電圧は3 V I/Oバンクでのみサポートされています 。
- 許容される最大および最小入力電圧については、デバイスのデータシートを参照してください。
| I/O 規格 | VCCIO(V) | VCCPT (V) (プリドライバー電圧) |
VREF(V) (入力Ref電圧) |
VTT(V) (ボード終端電圧) |
|
|---|---|---|---|---|---|
| 入力7 | 出力 | ||||
| 3.0 V LVTTL / 3.0 V LVCMOS | 3.0/2.5 | 3.0 | 1.8 | — | — |
| 2.5 V LVCMOS | 3.0/2.5 | 2.5 | 1.8 | — | — |
| 1.8 V LVCMOS | 1.8 | 1.8 | 1.8 | — | — |
| 1.5 V LVCMOS | 1.5 | 1.5 | 1.8 | — | — |
| 1.2 V LVCMOS | 1.2 | 1.2 | 1.8 | — | — |
| SSTL-18 Class IおよびClass II | VCCPT | 1.8 | 1.8 | 0.9 | 0.9 |
| SSTL-15 Class I および Class II | VCCPT | 1.5 | 1.8 | 0.75 | 0.75 |
| SSTL-15 | VCCPT | 1.5 | 1.8 | 0.75 | 0.75 |
| 差動SSTL-135 Class IおよびClass II | VCCPT | 1.35 | 1.8 | 0.675 | 0.675 |
| 差動SSTL-125 Class IおよびClass II | VCCPT | 1.25 | 1.8 | 0.625 | 0.625 |
| 差動SSTL-12 Class IおよびClass II | VCCPT | 1.2 | 1.8 | 0.6 | 0.6 |
| POD12 | VCCPT | 1.2 | 1.8 | 0.84 | 1.2 |
| 1.8 V HSTL Class IおよびClass II | VCCPT | 1.8 | 1.8 | 0.9 | 0.9 |
| 1.8 V HSTL Class IおよびClass II | VCCPT | 1.5 | 1.8 | 0.75 | 0.75 |
| 1.8 V HSTL Class IおよびClass II | VCCPT | 1.2 | 1.8 | 0.6 | 0.6 |
| HSUL–12 | VCCPT | 1.2 | 1.8 | 0.6 | — |
| 差動 SSTL-18 Class I および Class II | VCCPT | 1.8 | 1.8 | — | 0.9 |
| 差動SSTL-15 Class I および Class II | VCCPT | 1.5 | 1.8 | — | 0.75 |
| 差動SSTL-15 | VCCPT | 1.5 | 1.8 | — | 0.75 |
| 差動SSTL-135 Class IおよびClass II | VCCPT | 1.35 | 1.8 | — | 0.675 |
| 差動SSTL-125 Class IおよびClass II | VCCPT | 1.25 | 1.8 | — | 0.625 |
| 差動SSTL-12 Class IおよびClass II | VCCPT | 1.2 | 1.8 | — | 0.6 |
| 差動POD12 | VCCPT | 1.2 | 1.8 | — | 1.2 |
| 差動1.8 V HSTL Class IおよびClass II | VCCPT | 1.8 | 1.8 | — | 0.9 |
| 差動1.8 V HSTL Class IおよびClass II | VCCPT | 1.5 | 1.8 | — | 0.75 |
| 差動1.8 V HSTL Class IおよびClass II | VCCPT | 1.2 | 1.8 | — | 0.6 |
| 差動HSUL-12 | VCCPT | 1.2 | 1.8 | — | — |
| LVDS | VCCPT | 1.8 | 1.8 | — | — |
| Mini-LVDS | VCCPT | 1.8 | 1.8 | — | — |
| RSDS | VCCPT | 1.8 | 1.8 | — | — |
| LVPECL(差動クロック入力のみ) | VCCPT | — | 1.8 | — | — |
7 SSTL、HSTL、差動 SSTL、差動 HSTL、POD、差動 POD、LVDS、RSDS、Mini-LVDS、LVPECL、HSUL、および差動 HSUL の入力は、VCCPTによって駆動します。