インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン

I/Oバンクでは、メモリー・インターフェイス回路が存在します。 インテル® Cyclone® 10 GX デバイスは、差動リードデータ・ストローブおよびクロック動作用の差動入力バッファーを提供します。

I/Oバンク内のコントローラーおよびシーケンサーは、同じI/Oバンクの固定I/Oレーンの場所でのみ、アドレスコマンド (A/C) ピンを駆動することができます。A/C ピンの最小要件は 3 レーンです。しかし、I/Oバンクのコントローラーとシーケンサーは、隣接するI/Oバンク ( 上部と下部 ) 内のI/Oレーンにデータグループを駆動できます。

メモリー・インターフェイス機能で未使用のピンは、汎用I/O(GPIO) ピンとして使用できます。

図 112.  I/Oバンクで共有されるインターフェイスこの図は、3 つのI/Oバンクで共有される 2 つの x16 インターフェイスの例を示しています。