インテルのみ表示可能 — GUID: sss1412046392390
Ixiasoft
1.4.3.2. ModelSim-Intel FPGAソフトウェアでのPFLシミュレーションの実行
ModelSim-Intel FPGAソフトウェアでPFLシミュレーションを実行するには、.sdo を指定するか、ModelSim-Intel FPGAソフトウェアでのPFLシミュレーションに必要なファイルの表に一覧表示されているModelSim事前コンパイル済みライブラリーをロードする必要があります。または、 インテル® Quartus® PrimeのNativeLink機能を使用して、.vo、.sdo およびModelsimの事前コンパイル済みライブラリーを生成することもできます。
NativeLinkを使用してシミュレーションを設定し、ModelSimシミュレーションを実行するには、次の手順に従います。
- Assignmentsメニューで、SettingsをクリックしてSettings dialog boxを開き、EDA Tool SettingsでSimulationをクリックします。
- Toolのフィールド名でModelSim-Intel FPGAが選択されていることを確認し、OKをクリックします。
- デザインのコンパイル直後にシミュレーションを実行するには、Run gate-level simulation automatically after compilationオプションをオンにします。
- Format for output netlist、Time scale、およびOutput directoryを指定します。
- NativeLink設定で、Compile test benchを選択し、Test Benchesをクリックします。
- Test Benchダイアログボックスが表示されたら、Newをクリックします。設定を入力し、フラッシュ・メモリー・デバイスとテストベンチのシミュレーション・モデル・ファイルを挿入します。
図 19. Test Bench Settings
- 設定が完了した後、デザインをコンパイルすると、シミュレーションが自動的に開始されます。
関連情報