Parallel Flash Loader Intel® FPGA IPユーザーガイド

ID 683698
日付 7/23/2021
Public
ドキュメント目次

1.4.3.2. ModelSim-Intel FPGAソフトウェアでのPFLシミュレーションの実行

ModelSim-Intel FPGAソフトウェアでPFLシミュレーションを実行するには、.sdo を指定するか、ModelSim-Intel FPGAソフトウェアでのPFLシミュレーションに必要なファイルの表に一覧表示されているModelSim事前コンパイル済みライブラリーをロードする必要があります。または、 インテル® Quartus® PrimeのNativeLink機能を使用して、.vo.sdo およびModelsimの事前コンパイル済みライブラリーを生成することもできます。

NativeLinkを使用してシミュレーションを設定し、ModelSimシミュレーションを実行するには、次の手順に従います。

  1. Assignmentsメニューで、SettingsをクリックしてSettings dialog boxを開き、EDA Tool SettingsSimulationをクリックします。
  2. Toolのフィールド名でModelSim-Intel FPGAが選択されていることを確認し、OKをクリックします。
  3. デザインのコンパイル直後にシミュレーションを実行するには、Run gate-level simulation automatically after compilationオプションをオンにします。
  4. Format for output netlistTime scale、およびOutput directoryを指定します。
  5. NativeLink設定で、Compile test benchを選択し、Test Benchesをクリックします。
  6. Test Benchダイアログボックスが表示されたら、Newをクリックします。設定を入力し、フラッシュ・メモリー・デバイスとテストベンチのシミュレーション・モデル・ファイルを挿入します。
    図 19. Test Bench Settings
  7. 設定が完了した後、デザインをコンパイルすると、シミュレーションが自動的に開始されます。