インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

4.5.4. トランシーバーPHYリセット・コントローラー向けインテルStratix 10 FPGA IPのリソース使用率

この項では、Transceiver PHY Reset Controller インテル® Stratix® 10 FPGA IPの2つのコンフィグレーションの推定デバイスリソースの使用率を示しています。正確なリソース数は、インテルQuartus Primeプロ・エディション開発ソフトウェアのバージョンによって、および最適化オプションによって異なります。
表 147.  リセット・コントローラーのリソース使用率

コンフィグレーション

組み合わせALUT数

ロジックレジスター数

単一のトランシーバー・チャネル

約35

約45

4トランシーバー・チャネル、共有TXリセット、個別のRXリセット

約100

約150