インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.5.1.2. サポートされているPIPE機能

PIPE Gen1、Gen2、およびGen3のコンフィグレーションにより、サポートされる機能が異なります。
表 98.  PIPEコンフィグレーション用にサポートされている機能
プロトコル機能

Gen1

(2.5 Gbps)

Gen2

(5 Gbps)

Gen3

(8 Gbps)

x1、x2、x4、x8、x16のリンク・コンフィグレーション あり あり あり
PCIeに準拠する同期ステートマシン あり あり あり
±300 ppm (合計600 ppm) のクロックレート補償 あり あり あり
トランスミッター・ドライバーの電気的アイドル あり あり あり
レシーバー検出 あり あり あり
8B/10Bエンコーディングおよびデコーディングのディスパリティー・コントロール あり あり なし
128b/130bエンコーディングおよびデコーディング なし なし あり (Gearboxを介したサポート)
スクランブリングおよびデスクランブリング なし なし あり (FPGAファブリックに実装)
パワーステート・マネジメント あり あり あり
レシーバーPIPEステータス・エンコーディング pipe_rxstatus[2:0] あり あり あり
2.5 Gbpsと5 Gbpsの信号レート間の動的な切り替え なし あり なし
2.5 Gbps、5 Gbps、8 Gbpsの信号レート間の動的な切り替え なし なし あり
差動出力電圧制御の動的なトランスミッター・マージン なし あり あり
-3.5 dBおよび-6 dBの動的なトランスミッター・バッファー・ディエンファシス なし あり あり
Gen3トランシーバーの動的なプリエンファシス、ディエンファシス、およびイコライゼーション なし なし あり
PCS PMAインターフェイス幅 (ビット) 10 10 32
レシーバーの電気的アイドル推測 (EII) FPGAファブリックに実装 FPGAファブリックに実装 FPGAファブリックに実装