インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

3.11.1.1. シングルチャネルx1ノンボンディング・コンフィグレーションの実装

x1ノンボンディング・コンフィグレーションでは、PLLソースは、トランシーバー・バンクに対してローカルであり、x1クロック・ネットワークはPLLからトランスミッター・チャネルへクロックを分配するために使用されます。

シングル・チャネル・デザインの場合、PLLはトランシーバー・チャネルにクロックを提供するために使用されます。

図 160. シングルチャネルx1ノンボンディング・コンフィグレーションのPHY IPコアおよびPLL IPコアの接続例

シングルチャネルx1ノンボンディング・コンフィグレーションの実装手順

  1. ご自身のデザインでインスタンス化するPLL IPコア (ATX PLL、fPLL、またはCMU PLL) を選択し、PLL IPコアをインスタンス化します。
    • 詳細な手順については、ATX PLL IPコアのインスタンス化fPLL IPコアのインスタンス化、またはCMU PLL IPコアのインスタンス化を参照してください。
  2. IP Parameter Editorを使用して、PLL IPコアをコンフィグレーションします。
    • ATX PLL IPコアまたはfPLL IPコアの場合、Master CGBは含めません。
    • CMU PLL IPコアの場合、リファレンス・クロックおよびデータレートを指定します。特別なコンフィグレーション・ルールは必要ありません。
  3. IP Parameter Editorを使用してネイティブPHY IPコアをコンフィグレーションします。
    • Native PHY IP Core TX Channel bonding modeNon-Bondedに設定します。
    • デザイン要件に従って、チャネル数を設定します。この例では、チャネル数は1に設定してあります。
  4. 最上位ラッパーを作成して、PLL IPコアをネイティブPHY IPコアに接続します。
    • PLL IPコアの tx_serial_clk output ポートは、高速シリアルクロックを表します。
    • ネイティブPHY IPコアには (この例では) 1つの tx_serial_clk input ポートがあります。
    • 上の図に示すように、tx_serial_clk input をトランシーバーPLLインスタンスに接続します。