インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

1.4. 概要の改訂履歴

ドキュメント・バージョン 変更内容
2020.03.03 次の変更を行いました。
  • 「1つのEタイルおよび1つのHタイルを備えたインテルStratix 10 TXデバイス (48のトランシーバー・チャネル)」の図および「インテルStratix 10 TXデバイスにおけるHタイルおよびEタイルの数 (HF35、NF43、SF50、UF50、YF55)」の表内のインテルStratix 10 TXデバイスを更新しました。
  • GXチャネルのGX Standard PCSデータレートに12 Gbpsを追加し、「レシーバーでの12 Gbpsデータレートは、RX word aligner modeパラメーターがManualに設定されている場合にのみサポートされます」の注記を追加しました。
2019.03.22 次の変更を行いました。
  • Eタイルの非ゼロ復帰 (NRZ) のデータレートを28.9 Gbpsに変更しました。
  • PAM-4の60 GXEチャネル/デバイスを57.8 Gbpsに変更しました。
  • 記録デバイスの設計を更新しました。
  • デバイス・コンフィグレーションの図を更新しました。
2018.07.06 次の変更を行いました。
  • 「チャネルの種類」の表で、LタイルのGXTデータレート制限を26.6 Gbpsに変更しました。
  • 「GXTトランシーバー・チャネルでサポートされているPCSタイプ」の表で、LタイルおよびHタイルの両方で-2スピードグレードのデータレート制限を26.6 Gbpsに変更しました。
  • 「リファレンス・クロック・ネットワーク」の図のリファレンス・クロック・ピンの数を明確にしました。
  • 「GXトランシーバー・チャネルでサポートされているPCSタイプ」の表で、LタイルおよびHタイルデバイスのStandard PCSデータレートを変更しました。
  • 「チャネルの種類」の表の、LタイルGXチャネルのバックプレーン・データ・レートを変更しました。
2018.03.16 次の変更を行いました。
  • 「トランシーバー・バンク・アーキテクチャー」の項に、チャネルの動作モードの説明を追加しました。
  • 「TX/RX全二重モードでのGXトランシーバー・チャネル」の図に、PCS Directを追加しましました。
  • 「GXチャネル」の項の「GeneralパラメーターおよびDatapathパラメーター」の表に、相互参照を追加しました。
  • 「GXトランシーバー・チャネルでサポートされているPCSタイプ」の表に、PCS Directを追加しました。
  • 「GXTチャネル」の項の説明を変更しました。
  • 「TX/RX全二重モードのGXTトランシーバー・チャネル」の図に、PCS Directを追加しました。
  • 「ATX PLLは、整数周波数合成および周波数分解能の低いフラクショナル周波数合成の両方をサポートしています (カスケードソースとしてコンフィグレーションされている場合)」というATX PLLの説明を更新しました。
  • 「インテルStratix 10 GX/SXデバイスにおけるLタイル/Hタイルの数 (HF35、NF43、UF50、HF55)」から、NF48パッケージを削除しました。
2017.08.11 次の変更を行いました。
  • 「トランシーバー・タイル・バリアントのトランシーバー機能の比較」の表を追加しました。
  • 「H-Tile Transceivers」の項を削除しました。
  • 「Stratix 10デバイスバリアントにおけるLタイル/Hタイルのレイアウト」の項に、説明を追加しました。
  • 「Stratix 10タイルのレイアウト」の図を追加しました。
  • 「インテルStratix 10 MXデバイスにおけるHタイルおよびEタイルの数 (NF43、UF53、UF55)」の表のパッケージおよびタイル数を変更しました。
  • 「GXトランシーバー・チャネルでサポートされているPCSタイプ」の表に、LタイルおよびHタイルの個別のデータレート・サポートを追加しました。
2017.06.06 次の変更を行いました。
  • 「Stratix 10 Transceiver Protocols, Features, and IP Core Support」の表から、CEI 56Gサポートを削除しました。
  • 「Stratix 10 GX/SX Hタイルのコンフィグレーション」の項にある図に、熱モデルに基づくタイル名を追加しました。
  • 「Stratix 10 TX HタイルおよびEタイルのコンフィグレーション」の項にある図に、熱モデルに基づくタイル名を追加しました。
  • 「Stratix 10 MX HタイルおよびEタイルのコンフィグレーション」の項にある図に、熱モデルに基づくタイル名を追加しました。
  • 「GXTチャネルの使用法」の項で、ATX PLLがトランスミッターPLLとしてサポートできるGXTチャネルの数を変更しました。
  • 「GXTチャネルの使用法」の項で、ATX PLLがサポートできるGXTチャネルの数を変更しました。
  • 「入力リファレンス・クロック・ソース」の項の注記を削除しました。
2017.03.08 次の変更を行いました。
  • 「GXTチャネルの使用法」の項のすべての注記を変更しました。
  • 「PLL Direct Connect Clock Network」の項のすべての注記を変更しました。
2017.02.17 次の変更を行いました。
  • 「GXTチャネルの使用法」の項を完全に更新しました。
2016.12.21 初版