インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

1.3.5.1.2. クロック生成ブロック (CGB)

インテルStratix 10デバイスには、次のタイプのクロック生成ブロック (CGB) が含まれます。

  • マスターCGB
  • ローカルCGB

トランシーバー・バンクには、2つのマスターCGBがあります。マスターCGBは、ボンディング・クロックを分割して、ボンディング・チャネル・グループに分配します。マスターCGBは、ノンボンディング・クロックをx6/x24クロック・ネットワーク全体のノンボンディング・チャネルにも分配します。

各トランシーバー・チャネルはローカルCGBを備えています。ローカルCGBは、ノンボンディング・クロックを分割して、対応するPCSおよびPMAブロックに分配します。