インテル® Agilex™ FシリーズおよびIシリーズ汎用I/Oユーザーガイド

ID 683780
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.2.3. HPS I/OバンクのプログラマブルI/Oエレメントの機能

表 22.  インテルAgilex HPS I/OバンクのプログラマブルIOE機能の設定この表は、HPS I/Oバンクの各I/O規格でサポートされているIOE機能を一覧表示しています。
I/O規格 プログラマブルIOE機能
電流強度 スルーレート ウィークプルアップまたはプルダウン Schmitt Trigger/TTL入力 オープンドレイン
1.8 V LVCMOS
  • 2 mA
  • 4 mA
  • 6 mA
  • 8 mA (デフォルト)
  • 低速
  • 高速 (デフォルト)
  • ディスエーブル
  • 20 kOhm抵抗によるウィークプルアップ (デフォルト)
  • 50 kOhm抵抗によるウィークプルアップ
  • 80 kOhm抵抗によるウィークプルアップ
  • 20 kOhm抵抗によるウィークプルダウン
  • 50 kOhm抵抗によるウィークプルダウン
  • 80 kOhm抵抗によるウィークプルダウン
  • Schmitt Trigger (デフォルト)
  • TTL
  • イネーブル
  • ディスエーブル (デフォルト)