インテル® Agilex™ FシリーズおよびIシリーズ汎用I/Oユーザーガイド

ID 683780
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.3. GPIOバンクのプログラマブルI/Oエレメント機能

表 4.  プログラマブル・スルーレート、ディエンファシス、およびI/O遅延この表では、機能がサポートしているI/O規格と、各I/O規格で使用可能な設定について示しています。
I/O規格 スルーレート・コントロール ディエンファシス3 I/O遅延
SSTL-12
  • 高速 (デフォルト)
  • 低速
  • オフ (デフォルト)
  • 低定インピーダンス
  • 中定インピーダンス
  • 高定インピーダンス
デバイス・データシートを参照してください。
HSTL-12
HSUL-12
差動SSTL-12
差動HSTL-12
差動HSUL-12
POD-12
  • 高速 (デフォルト)
  • 低速
  • オフ (デフォルト)
デバイス・データシートを参照してください。
差動POD12
1.2 V LVCMOS
  • 高速 (デフォルト)
  • 低速
デバイス・データシートを参照してください。
1.5 V True Differential Signaling デバイス・データシートを参照してください。
表 5.  プログラマブル・オープンドレイン出力、バスホールド、およびウィークプルアップ抵抗この表では、機能がサポートしているI/O規格と、使用可能な設定について示しています。
I/O規格 オープンドレイン出力 バスホールド ウィークプルアップ抵抗
1.2 V LVCMOS
  • オフ (デフォルト)
  • オン
  • オフ (デフォルト)
  • オン
  • オフ (デフォルト)
  • オン
表 6.  プログラマブル・プリエンファシスと差動出力電圧この表では、機能がサポートしているI/O規格と、使用可能な設定について示しています。
I/O規格 プリエンファシス 差動入力電圧
1.5 V True Differential Signaling
  • オフ
  • 低電力 (デフォルト)
  • 定インピーダンス
  • 中低
  • 中高 (デフォルト)
3 高速スルーレート設定を使用する場合にのみ使用可能