インテル® Agilex™ FシリーズおよびIシリーズ汎用I/Oユーザーガイド

ID 683780
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.1.8.2. GPIO Intel® FPGA IPシミュレーションのデザイン例

シミュレーションのデザイン例では、GPIO IPパラメーター設定を使用して、シミュレーション・ドライバーに接続されたIPインスタンスを構築します。ドライバーはランダムなトラフィックを生成し、送信データの正当性を内部的にチェックします。

デザイン例を使用して、シミュレーションを実行できます。これは、使用するシミュレーターに応じて単一のコマンドを使用することによって行います。このシミュレーションは、GPIO IPの使用方法を示しています。

デザイン例の生成と使用

Verilogシミュレーター向けにソースファイルからシミュレーションのデザイン例を生成するには、デザイン例のディレクトリーで次のコマンドを実行します。

quartus_sh -t make_sim_design.tcl

VHDLシミュレーター向けにソースファイルからシミュレーションのデザイン例を生成するには、デザイン例のディレクトリーで次のコマンドを実行します。

quartus_sh -t make_sim_design.tcl VHDL

TCLスクリプトでは、サポートされているシミュレーション・ツールごとに1つずつ、サブディレクトリーを含む sim ディレクトリーを作成します。各シミュレーション・ツールのスクリプトは、対応するディレクトリーにあります。