インテル® Agilex™ FシリーズおよびIシリーズ汎用I/Oユーザーガイド

ID 683780
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2.3. Intel® Agilex™ コンフィグレーション・ピンのI/O標準と機能

SDM ピンには、さまざまな Intel® Agilex™ コンフィグレーション方式でさまざまな I/O 規格と機能があります。 インテル® Quartus® Primeソフトウェアで、未使用の SDM ピンを他の機能に割り当てることができます。
表 29.   Intel® Agilex™ AS×4コンフィグレーション・スキーム-専用コンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O 規格 シュミット・トリガー入力 弱いプルアップ/プルダウン 駆動強度 オープンドレイン スルーレート
AS_DATA1 SDM_IO1 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_CLK SDM_IO2 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_DATA2 SDM_IO3 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_DATA0 SDM_IO4 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_nCSO0 SDM_IO5 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_DATA3 SDM_IO6 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_nCSO2 SDM_IO7 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nCSO3 SDM_IO8 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nCSO1 SDM_IO9 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nRST SDM_IO15 出力 1.8 V LVCMOS 8 mA 無効 ファスト
表 30.   Intel® Agilex™ AS×4コンフィグレーション・スキーム-未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンについては、駆動強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O 規格 シュミット・トリガー入力 内部プルアップまたはプルダウン
SDM_IO0 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルダウン 20kΩ 抵抗器
SDM_IO10 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルアップ 20kΩ 抵抗器
SDM_IO11 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルアップ 20kΩ 抵抗器
SDM_IO12 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルアップ 20kΩ 抵抗器
SDM_IO13 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルアップ 20kΩ 抵抗器
SDM_IO14 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルアップ 20kΩ 抵抗器
SDM_IO16 入力 1.8 V LVCMOS シュミット・トリガー 弱いプルダウン 20kΩ 抵抗器
表 31.   Intel® Agilex™ Avalon® Streamingインターフェイス ×8コンフィグレーション・スキーム-専用コンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O 規格 シュミット・トリガー入力 内部プルアップまたはプルダウン 駆動強度 オープンドレイン スルーレート
AVSTx8_DATA2 SDM_IO1 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA0 SDM_IO2 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA3 SDM_IO3 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA1 SDM_IO4 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA4 SDM_IO6 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_READY SDM_IO8 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AVSTx8_DATA7 SDM_IO10 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_VALID SDM_IO11 入力 1.8 V LVCMOS シュミット・トリガー 弱い プルダウン20kΩ 抵抗器
AVSTx8_DATA5 SDM_IO13 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_CLK SDM_IO14 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA6 SDM_IO15 入力 1.8 V LVCMOS シュミット・トリガー 無効
表 32.   Intel® Agilex™ Avalon® Streamingインターフェイス ×8コンフィグレーション・スキーム-未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンについては、駆動強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O 規格 シュミット・トリガー入力 内部プルアップまたはプルダウン
SDM_IO0 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルダウン
SDM_IO5 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ
SDM_IO7 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ
SDM_IO9 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ
SDM_IO12 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ
SDM_IO16 入力 1.8 V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルダウン
表 33.   Intel® Agilex™ Avalon® Streamingインターフェイス ×16または×32コンフィグレーション・スキーム-専用コンフィグレーション・ピンこの表のすべてのピン機能について:
  • I/Oの場所は、SDM共有GPIOバンクです。
  • 弱いプルダウンまたはプルダウン、およびオープンドレインオプションは適用されません。
ピンの機能 入力/出力 I/O 規格 駆動強度 スルーレート
AVST_CLK 入力 1.2 V LVCMOS
AVST_READY 出力 1.2 V LVCMOS

キャリブレーションを持たない直列34 ΩOCT

遅い
AVST_VALID 入力 1.2 V LVCMOS
AVST_DATA 入力 1.2 V LVCMOS
表 34.   Intel® Agilex™ オプションのコンフィグレーション・ピンこの表の各ピン機能のSDMI/ Oは、 インテル® Quartus® Prime コンフィグレーション・ピンオプション。
ピンの機能 入力/出力 I/O 規格

シュミット・トリガー

TTL入力

弱い プルアップ / プルダウン 駆動強度 オープンドレイン Slew Rate
PWRMGT_SCL 双方向 1.8V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ 2 mA 有効 遅い
PWRMGT_SDA 双方向 1.8V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ 2 mA 有効 遅い
PWRMGT_ALERT 出力 1.8V LVCMOS 2 mA 有効 遅い
CONF_DONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
INIT_DONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
CvP_CONFDONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
SEU_ERROR 出力 1.8V LVCMOS 8 mA 無効 ファスト
HPS_COLD_nRESET 双方向 1.8V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルアップ 2 mA 有効 ファスト
Direct to factory image 入力 1.8V LVCMOS シュミット・トリガー 20kΩ 抵抗器での弱いプルダウン
nCATTRIP 出力 1.8V LVCMOS 2 mA 無効 遅い
タンパー検出 出力 1.8V LVCMOS 8 mA 無効 ファスト
TAMPERRESPONSESTATUS 出力 1.8V LVCMOS 8 mA 無効 ファスト