インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

キャリブレーションなしOCTの抵抗許容差の仕様

表 11.   Stratix® 10 デバイス向けキャリブレーションなしの抵抗許容差の仕様 — 暫定版この表は、PVTの変更に対する Stratix® 10 のキャリブレーションなしOCT抵抗許容差を示しています。
シンボル 説明 条件 (V) 抵抗許容差 単位
–E1、–I1 –E2、–I2 –E3、–I3
25–Ω RS キャリブレーションなし内部直列終端 (25–Ω設定) VCCIO = 1.8、1.5 TBD TBD TBD %
VCCIO = 1.2 TBD TBD TBD %
50–Ω RS キャリブレーションなし内部直列終端 (50–Ω設定) VCCIO = 1.8、1.5 TBD TBD TBD %
VCCIO = 1.2 TBD TBD TBD %
100–Ω RD 内部差動終端 (100–Ω設定) VCCIO = 1.8 ±25 ±35 ±40 %
図 1. リキャリブレーションなしOCTバリエーションの式 — 暫定版


等式の定義は以下の通りです。

  • 計算されたROCT値は、温度とVCCIOによるOCT抵抗の範囲を示します。
  • RSCALは、起動時のOCT抵抗値です。
  • ΔTは、起動時の温度に関連する温度の範囲です。
  • ΔVは、起動時のVCCIOに関連する電圧の範囲です。
  • dR/dTは、温度に伴うRSCALの変化率です。
  • dR/dVは、電圧に伴うRSCALの変化率です。