インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

1.6. 改訂履歴

日付 バージョン 変更内容
2017年8月 2017.08.04
  • DLL動作周波数の範囲を「DLL範囲の仕様」に明記しました。
  • リファレンス・クロックの仕様を「HPS SPIのタイミング特性」に明記しました。
2017年5月 2017.05.08
  • Stratix® 10 デバイスの絶対最大定格の表に記載されたVCCERAMの説明を更新しました。
  • Stratix® 10 デバイスで遷移中に許容される最大オーバーシュートの表を追加しました。
  • Stratix® 10 デバイスの推奨動作条件の表を追加しました。
    • VCC、VCCIO、およびVCCBATの仕様を更新しました。
    • シンボルをVCCPFUSE_SDMからVCCFUSEWR_SDMに変更しました。
    • VCCERAMとVCCIO_UIB の説明を更新しました。
    • VCCMの仕様を追加しました。
    • tRAMPおよび接尾辞Vのスピードグレードに脚注を追加しました。.
  • Stratix® 10 デバイスのSmartVIDに対する温度補償の表を削除しました。
  • 「トランシーバー電源の動作条件」のセクションの注を更新しました。
  • Stratix® 10 デバイスのHPS電源の動作条件の表を更新しました。
    • VCCL_HPSとVCCPLLDIG_HPSの仕様を更新しました。
    • SmartVIDに脚注を追加しました。
  • Stratix® 10 デバイスのシングルエンドI/O規格の表に記載されたIOLおよびIOHの脚注を更新しました。
  • Stratix® 10 デバイスの差動I/O規格の仕様を更新しました。
    • DMAXをデータレートに変更しました。
    • VODに注を追加しました。
  • Stratix® 10 デバイスのI/O PLLの仕様に記載された tOUTPJ_DCとtOUTCCJ_DCの仕様を更新しました。
  • 表「LタイルCMU PLLの性能」の最小周波数の単位を変更しました。
  • 表「HタイルCMU PLLの性能」の最小周波数の単位を変更しました。
  • 次の表に記載されたFREF < 100 MHzのtINCCJの仕様を更新しました。
    • Stratix® 10 デバイスのfPLLの仕様
    • Stratix® 10 デバイスのI/O PLLの仕様
  • Stratix® 10 デバイスのDSPブロック性能の仕様に関して次のモードに脚注を追加しました。
    • 固定小数点27×27乗算モード
    • 固定小数点18×18乗算加算器モード
    • 36ビットで加算される固定小数点18×18乗算加算器モード
  • Stratix® 10 デバイスの高速I/O規格に記載された表内のソフトCDRモードの仕様を更新しました。
  • PORの仕様を追加しました。
  • Stratix® 10 デバイスのASタイミング・パラメーターに記載された表内のTdoの最大値を更新しました。
  • Avalon–STのコンフィグレーション・タイミング図の注を更新しました。
  • Stratix® 10 デバイスにおけるNAND ONFI 1.0 Mode 0–5のタイミング要件の表を加筆修正しました。
  • Stratix® 10 デバイスのSD/MMCタイミング・パラメーターの表に記載されたtSU、tH、およびtdの仕様を更新しました。
  • 表題「 Stratix® 10 デバイスの初期化クロック・ソース・オプションと最大周波数」を「 Stratix® 10 デバイスの初期化時間」に更新しました。
  • Stratix® 10 デバイスのコンフィグレーション・ビット・ストリームのサイズにおいて、「実際のサイズは、この表のビット・ストリーム・サイズと同じかそれより小さくなります。」という一文を追加しました。
  • 最小コンフィグレーション時間の見積もりの項を加筆修正しました。
  • Stratix® 10 デバイスにおける最小コンフィグレーション時間の見積もり (AS、NAND、およびSD/MMC) の表からAS ×1の仕様を削除しました。
  • 用語集を追加しました。
  • ツール名からPowerPlayテキストを削除しました。
2017年2月 2017.02.17 以下の点を変更しました。
  • Stratix® 10 GX/SX E-Tile GX/SX デバイスEタイルのトランシーバー電源の動作条件」を追加しました。
  • 「Eタイル・トランシーバー性能の仕様」の項を追加しました。
  • Stratix® 10 デバイスEタイルのトランシーバー性能」の項を追加しました。
  • 「トランシーバー・リファレンス・クロックの仕様」の項を追加しました。
  • Stratix® 10 デバイスEタイルのトランスミッター性能」の項を追加しました。
  • Stratix® 10 デバイスEタイルのレシーバーの仕様」の項を追加しました。
  • Stratix® 10 デバイスのASタイミング・パラメーター」の表を追加しました。
    • TdcsfrsとTdcslstを更新しました。
    • Text_delayとText_skewを追加しました。
    • TsuとThを削除しました。
  • ASコンフィグレーションにおけるシリアル入力のタイミング図を更新しました。
2016年12月 2016.12.09 以下の点を変更しました。
  • 表「Lタイルのレシーバーの仕様」の最大tLTR値と単位を変更しました。
  • 表「Stratix 10 GX/SX デバイスLタイルのトランシーバー・クロックの仕様」の以下の点を変更しました。
    • reconfig_clk信号の値を変更しました。
    • GXチャネルに新しい脚注を追加しました。
    • GXTチャネルの最小値を変更しました。
  • 表「Hタイル・トランシーバーの仕様」の最大tLTR値と単位を変更しました。
  • 表「Hタイル・トランスミッターの仕様」からQPIに関する脚注を削除しました。
  • 表「Stratix 10 GX/SXデバイスHタイルのトランシーバー・クロックの仕様」に記載されたreconfig_clk信号の値を変更しました。
  • 表「Stratix 10 デバイスのfPLLの仕様」に記載されたfINPFDの最小値を変更しました。
2016年10月 2016.10.31 初版