インテルのみ表示可能 — GUID: mcn1441702555198
Ixiasoft
SSTL差動I/O規格の仕様
I/O規格 | VCCIO (V) | VSWING(DC) (V) | VSWING(AC) (V) | VX(AC) (V) | |||||
---|---|---|---|---|---|---|---|---|---|
最小値 | 通常値 | 最大値 | 最小値 | 最大値 | 最小値 | 最大値 | 最小値 | 最大値 | |
SSTL–18 Class I、II | 1.71 | 1.8 | 1.89 | 0.25 | VCCIO + 0.6 | 0.5 | VCCIO + 0.6 | VCCIO/2 – 0.175 | VCCIO/2 + 0.175 |
SSTL–15 Class I、II | 1.425 | 1.5 | 1.575 | 0.2 | 19 | 2(VIH(AC) – VREF) | 2(VREF – VIL(AC)) | VCCIO/2 – 0.15 | VCCIO/2 + 0.15 |
SSTL–135 | 1.283 | 1.35 | 1.45 | 0.18 | 19 | 2(VIH(AC) – VREF) | 2(VIL(AC) – VREF) | VCCIO/2 – 0.15 | VCCIO/2 + 0.15 |
SSTL–125 | 1.19 | 1.25 | 1.31 | 0.18 | 19 | 2(VIH(AC) – VREF) | 2(VIL(AC) – VREF) | VCCIO/2 – 0.15 | VCCIO/2 + 0.15 |
19 VSWING(DC)の最大値は定義されていません。ただし、各シングルエンド信号は、シングルエンド限界値 (VIH(DC)とVIL(DC)) 内である必要があります。