インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

DPAロック時間の仕様

図 2. DPA PLLキャリブレーションがイネーブルされたDPAロック時間の仕様
表 53.   Stratix® 10 デバイスのDPAロック時間の仕様 — 暫定版この仕様は、商業用および工業用の両方のグレードに適用可能です。 DPAのロック時間は1チャネルを対象としています。 1つのデータ遷移は、0から1あるいは1から0への遷移として定義されます。
規格 トレーニング・パターン トレーニング・パターン1回中のデータ遷移数 256データ変遷ごとの反復数  91 最大データ遷移
SPI–4 00000000001111111111 2 128 640
Parallel Rapid I/O 00001111 2 128 640
10010000 4 64 640
その他 10101010 8 32 640
01010101 8 32 640
91 これは記載トレーニングパターンが256データ変遷を実現する反復数です。