インテルのみ表示可能 — GUID: mcn1465805854043
Ixiasoft
JTAGコンフィグレーション・タイミング
シンボル | 説明 | 要件 | 単位 | |
---|---|---|---|---|
最小値 | 最大値 | |||
tJCP | TCKクロックの周期 | 30、167 120 | — | ns |
tJCH | TCKクロックのHighタイム | 14 | — | ns |
tJCL | TCKクロックのLowタイム | 14 | — | ns |
tJPSU (TDI) | TDI JTAGのセットアップ・タイム | 2 | — | ns |
tJPSU (TMS) | TMS JTAGポートのセットアップ・タイム | 3 | — | ns |
tJPH | JTAGポートのホールドタイム | 5 | — | ns |
tJPCO | 出力までのJTAGポートクロック | — | 7 | ns |
tJPZX | 有効な出力までのJTAGポートのハイ・インピーダンス | — | 14 | ns |
tJPXZ | ハイ・インピーダンスまでのJTAGポートの有効出力 | — | 14 | ns |
図 24. JTAGのタイミング図
120 揮発性キー・プログラミングを実行する際、VCCBATが1.2 V~1.8 Vの範囲の場合、最小TCKクロック周期は167 nsとなります。