インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 9/30/2019
Public
ドキュメント目次

5.7. Periphery to Core Register PlacementおよびRouting Optimization

Periphery to Core Register PlacementおよびRouting Optimization (P2C)オプションは、Fitterがペリフェラル・ロジックとFPGAコア内のレジスター間の直接接続に対してターゲット配置および配線最適化を実行するかどうかを指定します。 P2Cは、タイミング・クロージャーをより確実に達成できるようにする、ルーティング前の配置を考慮したオプションの最適化ステージです。
注: Periphery to Core Register Placement and Routing Optimizationオプションは、ペリフェラルからコアへ、そしてコアからペリフェラルへの両方向に適用されます。

外部インターフェイス(高速I/Oやシリアル・インターフェイスなど)とFPGA間の転送では、セットアップとホールドのタイミング要件を厳しくしながら、多くの接続を配線する必要があります。 このオプションをオンにすると、Fitterはコアの配置配線の決定の前にP2Cの配置配線決定を行います。 これにより、デザインがタイミング要件を確実に満たし、外部インターフェイスとの転送でのルーティングの輻輳を回避するために必要なリソースが確保されます。

このオプションは、グローバルな割り当てとして使用できます。またはデザイン内の特定のインスタンスに適用できます。

図 37. Periphery to Core Register PlacementおよびRouting Optimization (P2C)のフローP2Cはペリフェラル配置後に実行され、対応するP2C/C2Pパス上のコアレジスターの配置、およびこれらのコアレジスターとの間のコア・ルーティングを生成します。