インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 9/30/2019
Public
ドキュメント目次

1.6. デザイン最適化の概要改訂履歴

この章には、次の改訂履歴が適用されます。

ドキュメント・バージョン インテル® Quartus® Primeバージョン 変更内容
2018.05.07 18.0.0
  • 一般的なトピックの再編成。 
  • DSE IIの動作方法、およびデザイン調査を実行するときに従う主な手順を追加。
2017.11.06 17.1.0
  • Design AnalysisトピックのDesign Partition Plannerへの言及を追加。
2016.10.31 16.1.0
  • Intelのブランド変更を実装。
2016.05.03 16.0.0 複数のプロセッサを使用する場合のシリアル等価に関するステートメントを削除。
2015.11.02 15.1.0 Quartus IIQuartus Primeに変更。
2014.12.15 14.1.0
  • コンパイラの設定にFitter設定、Analysis & Synthesisの設定、およびPhysical Synthesis Optimizations to Compilerの設定の位置を更新。
  • DSE IIの内容を更新。
2014年6月 14.0.0 フォーマットを更新。
2013年11月 13.1.0 HardCopyのマイナー変更。
2013年5月 13.0.0 初期コンパイル要件に関する情報を追加。このセクションは、 インテル® Quartus® Primeハンドブックの領域最適化の章から移動されました。 タイミングとエリア最適化の章の区分を示すためのマイナーアップデート。
2012年6月 12.0.0 サーベイ・リンクを削除。
2011年11月 10.0.3 テンプレートを更新。
2010年12月 10.0.2 新しいドキュメント・テンプレートに変更。内容に変更は無い。
2010年8月 10.0.1 リンクを修正。
2010年7月 10.0.0 初回リリース。 第2巻のセクションIIIのトピックとテキストに基づく章。