インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 9/30/2019
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.4.1.4.1. グローバルおよび非グローバル信号の使用

多くのクロックを含むデザインの場合は、グローバル信号と非グローバル信号を評価して、グローバルリソースが効果的に使用されているかどうかを判断し、そうでない場合は変更を検討してください。 これらのレポートは、Compilation ReportパネルのFitterのResourceセクションにあります。

この図は、グローバルクロックの非効率的な使用例を示しています。 強調表示された行には、グローバルクロックからのファンアウトが1つあります。

図 13. グローバル・クロックの非効率的な使用

これらのリソースをリージョナルクロックに割り当てると、グローバルクロックは別の信号で使用できるようになります。 信号はクロックバッファーではなく専用ルーティングを使用するため、Global Line Nameカラムの値が空の信号は無視できます。

Non-Global High Fan-Out Signalsレポートは、グローバル信号に配線されていない最も高いファンアウト・ノードを表します。

リセット信号とイネーブル信号は、リストの上部に表示されます。

デザインに配線の輻輳が存在し、輻輳する領域に高ファンアウトの非グローバル・ノードがある場合は、ノードのファンアウトにグローバル信号またはリージョナル信号を使用することを検討するか、あるいは高ファンアウトのレジスターを複製することで低ファンアウトにします。

Chip Plannerを使用し、高ファンアウト・ノードの検索、配線の輻輳のレポートを行い、別の選択肢が実行可能であるかを判断します。