1.1. Arria 10デバイスの大きな強み
1.2. Arria 10の機能についての概要
1.3. Arria 10デバイスのバリアントおよびパッケージ
1.4. Arria 10デバイスの I/O バーティカル・マイグレーション
1.5. アダプティブ・ロジック・モジュール
1.6. 可変精度 DSP ブロック
1.7. エンベデッド・メモリー・ブロック
1.8. クロック・ネットワークと PLL クロックソース
1.9. FPGA 汎用 I/O
1.10. 外部メモリー・インターフェイス
1.11. PCIe Gen1、Gen2 と Gen3 ハード IP
1.12. Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
1.13. 低消費電力シリアル・トランシーバー
1.14. ハード・プロセッサー・システムを備える SoC
1.15. ダイナミックおよびパーシャル・リコンフィグレーション
1.16. エンハンスト・コンフィグレーションとプロトコル経由のコンフィグレーション
1.17. SEUエラーの検出と修正
1.18. 消費電力マネジメント
1.19. インクリメンタル・コンパイル
1.20. 改訂履歴
1.3.3.2. 最大リソース
| リソース | 製品ライン | |||||||
|---|---|---|---|---|---|---|---|---|
| SX 160 | SX 220 | SX 270 | SX 320 | SX 480 | SX 570 | SX 660 | ||
| ロジックエレメント(LE)(K) | 160 | 220 | 270 | 320 | 480 | 570 | 660 | |
| ALM | 61,510 | 80,330 | 101,620 | 119,900 | 183,590 | 217,080 | 251,680 | |
| レジスター | 246,040 | 321,320 | 406,480 | 479,600 | 734,360 | 868,320 | 1,006,720 | |
| メモリー(Kb) | M20K | 8,800 | 11,740 | 15,000 | 17,820 | 28,620 | 36,000 | 42,620 |
| MLAB | 1,050 | 1,690 | 2,452 | 2,727 | 4,164 | 5,096 | 5,788 | |
| 可変精度 DSP ブロック | 156 | 192 | 830 | 985 | 1,368 | 1,523 | 1,687 | |
| 18×19 乗算器 | 312 | 384 | 1,660 | 1,970 | 2,736 | 3,046 | 3,374 | |
| PLL | フラクショナル合成 | 6 | 6 | 8 | 8 | 12 | 16 | 16 |
| I/O | 6 | 6 | 8 | 8 | 12 | 16 | 16 | |
| 17.4 Gbpsトランシーバー | 12 | 12 | 24 | 24 | 36 | 48 | 48 | |
| GPIO8 | 288 | 288 | 384 | 384 | 492 | 696 | 696 | |
| LVDS ペア9 | 120 | 120 | 168 | 168 | 174 | 324 | 324 | |
| PCIe ハード IP ブロック | 1 | 1 | 2 | 2 | 2 | 2 | 2 | |
| ハードメモリー・コントローラー | 6 | 6 | 8 | 8 | 12 | 16 | 16 | |
| ARM Cortex-A9 MPCore プロセッサー | あり | あり | あり | あり | あり | あり | あり | |
8 GPIO数にはトランシーバI/Oが含まれません。 Quartus® Prime開発ソフトウェアではユーザーI/O数にトランシーバI/O数が含まれます。
9 各 LVDS I/O ペアをそれぞれ差動入力もしくは差動出力として使用できます。