1.1. Arria 10デバイスの大きな強み
1.2. Arria 10の機能についての概要
1.3. Arria 10デバイスのバリアントおよびパッケージ
1.4. Arria 10デバイスの I/O バーティカル・マイグレーション
1.5. アダプティブ・ロジック・モジュール
1.6. 可変精度 DSP ブロック
1.7. エンベデッド・メモリー・ブロック
1.8. クロック・ネットワークと PLL クロックソース
1.9. FPGA 汎用 I/O
1.10. 外部メモリー・インターフェイス
1.11. PCIe Gen1、Gen2 と Gen3 ハード IP
1.12. Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
1.13. 低消費電力シリアル・トランシーバー
1.14. ハード・プロセッサー・システムを備える SoC
1.15. ダイナミックおよびパーシャル・リコンフィグレーション
1.16. エンハンスト・コンフィグレーションとプロトコル経由のコンフィグレーション
1.17. SEUエラーの検出と修正
1.18. 消費電力マネジメント
1.19. インクリメンタル・コンパイル
1.20. 改訂履歴
1.14. ハード・プロセッサー・システムを備える SoC
各 SoC デバイスは、FPGA ファブリックとハード・プロセッサー・システム(HPS)を 1 つのデバイスに統合しています。このコンビネーションが、以下に示すようにプログラマブル・ロジックに柔軟性をもたらし、ハード IP の消費電力とコストを低減します。
- エンベデッド・プロセッサーの不連続を解消することにより、ボード面積、システムの消費電力、および BOM コストを削減
- ハードウェアおよびソフトウェア両方で最終製品の差別化を可能にし、実質的にあらゆるインターフェイス規格をサポート
- インフィールドでのハードウェアとソフトウェアのアップデートによって、製品寿命を延ばし、収益を拡大
図 9. HPS のブロック図以下にデュアル ARM Cortex-A9 MPCore プロセッサーを備える HPS のブロック図を示します。