1.1. Arria 10デバイスの大きな強み
1.2. Arria 10の機能についての概要
1.3. Arria 10デバイスのバリアントおよびパッケージ
1.4. Arria 10デバイスの I/O バーティカル・マイグレーション
1.5. アダプティブ・ロジック・モジュール
1.6. 可変精度 DSP ブロック
1.7. エンベデッド・メモリー・ブロック
1.8. クロック・ネットワークと PLL クロックソース
1.9. FPGA 汎用 I/O
1.10. 外部メモリー・インターフェイス
1.11. PCIe Gen1、Gen2 と Gen3 ハード IP
1.12. Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
1.13. 低消費電力シリアル・トランシーバー
1.14. ハード・プロセッサー・システムを備える SoC
1.15. ダイナミックおよびパーシャル・リコンフィグレーション
1.16. エンハンスト・コンフィグレーションとプロトコル経由のコンフィグレーション
1.17. SEUエラーの検出と修正
1.18. 消費電力マネジメント
1.19. インクリメンタル・コンパイル
1.20. 改訂履歴
1.13. 低消費電力シリアル・トランシーバー
Arria 10 FPGA と SoC は、広い帯域幅、スループットと低レイテンシーを提供し、消費電力が最も低いトランシーバーを内蔵しています。
Arria 10デバイスは、各トランシーバー・チャネルで業界で最も低い消費電力を実現します。
- 12.5 Gbpsトランシーバーで242 mW未満
- 10 Gbpsトランシーバーで168 mW未満
- 6 Gbpsトランシーバーで117 mW未満
Arria 10トランシーバーは、アプリケーションに応じて様々なデータレートをサポートしています。
- チップからチップへ、あるいはチップからモジュールへのアプリケーション—125 Mbps~25.8 Gbpsまで
- 長距離向け、およびバックプレーン対応アプリケーション—アドバンスト・アダプティブ・イコライゼーションを伴う125 Mbps~17.4 Gbpsまで
- 消費電力に非常に敏感なアプリケーション—低消費電力モードを用いる125 Mbps~11.3 Gbpsまで
20 nm プロセス・テクノロジーとアーキテクチャーの進歩の組み合わせが以下のような利点を提供します。
- ダイ面積と消費電力の大幅な削減
- 最高のシグナル・インテグリティーを維持しながら、前世代のデバイスと比較して、最大 2 倍のトランシーバー I/O 集積度
- 最大 6 チャネルを25.8 Gbpsの速さでコンフィグレーション可能な、最大 72 の総トランシーバー・チャネル数
- すべてのチャネルが最大定格速度までの連続データレートをサポート
図 6. Arria 10トランシーバー・ブロックのアーキテクチャー