1.1. Arria 10デバイスの大きな強み
1.2. Arria 10の機能についての概要
1.3. Arria 10デバイスのバリアントおよびパッケージ
1.4. Arria 10デバイスの I/O バーティカル・マイグレーション
1.5. アダプティブ・ロジック・モジュール
1.6. 可変精度 DSP ブロック
1.7. エンベデッド・メモリー・ブロック
1.8. クロック・ネットワークと PLL クロックソース
1.9. FPGA 汎用 I/O
1.10. 外部メモリー・インターフェイス
1.11. PCIe Gen1、Gen2 と Gen3 ハード IP
1.12. Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
1.13. 低消費電力シリアル・トランシーバー
1.14. ハード・プロセッサー・システムを備える SoC
1.15. ダイナミックおよびパーシャル・リコンフィグレーション
1.16. エンハンスト・コンフィグレーションとプロトコル経由のコンフィグレーション
1.17. SEUエラーの検出と修正
1.18. 消費電力マネジメント
1.19. インクリメンタル・コンパイル
1.20. 改訂履歴
1.14.2.1. システム・ペリフェラルとデバッグ・アクセス・ポート
イーサネット MAC、USB OTG、NAND フラッシュ・コントローラーと SD/MMC コントローラー・モジュールは、それぞれ内蔵の DMA コントローラーを有します。内蔵の DMA コントローラーを持たないモジュールには、追加的な DMA コントローラー・モジュールが最大 8 チャネルの高帯域幅データ転送を提供します。オフチップで通信するペリフェラルは、HPS ピンレベルで他のペリフェラルとマルチプレクサー化されます。これにより、PCB 上の他のデバイスとインターフェイスするペリフェラルの選択が可能になります。
デバッグ・アクセス・ポートは業界標準の JTAG デバッグ・プローブへのインターフェイスを提供し、ARM CoreSight デバッグとコアトレースをサポートすることで、ソフトウェア開発を容易にします。