インテルのみ表示可能 — GUID: sam1396865596489
Ixiasoft
2.1. MAX® 10外部メモリー・インターフェイスのI/Oバンク
2.2. MAX® 10 DQ/DQSグループ
2.3. MAX® 10 外部メモリ・インタフェースの最大幅
2.4. MAX 10メモリ・コントローラ
2.5. MAX® 10外部メモリ・リード・データパス
2.6. MAX® 10 外部メモリ・ライト・データパス
2.7. MAX® 10アドレス/コマンド・パス
2.8. MAX® 10PHYクロック(PHYCLK)ネットワーク
2.9. VTトラッキングの位相検出器
2.10. オンチップ直列終端
2.11. フェーズ・ロック・ループ
2.12. MAX® 10の低消費電力機能
インテルのみ表示可能 — GUID: sam1396865596489
Ixiasoft
3.2.1.1.1. LPDDR2用のI/OバンクのDQ/DQSサポート
LPDDR2 SDRAMの場合、 MAX® 10デバイス内のI/Oバンク5と6は、8および16ビットのDQバス幅で、DQ信号とDQS信号をサポートすることができます。
- LPDDR2 SDRAMインタフェースの場合は、デバイスに関係なく、インタフェース幅の×8モードのDQSグループを使用します。
- より広いインタフェースをサポートする必要がある場合は、複数の×8 DQグループを使用します。
- メモリ・インタフェース信号として使用されていない場合は、未使用のDQピンを通常のユーザI/Oピンとして使用できます。
関連情報