Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.12.2.46. Timer Window for Hi-BER Checks

オフセット : 0x37A

Timer Window for Hi-BER Checksフィールド

この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット パラメーター名 説明 アクセス リセット
20:0 cycles BER測定のタイマーウィンドウ

クロックサイクルでBER測定のタイマーウィンドウを設定します。

Ethernet Standard (IEEE 802.3) では、各レートのHi-BER測定に必要な時間を定義しています。この時間は、クロックサイクルに変換する必要があります。指定時間の +1%から -25%以内の精度で行ってください。
注: 使用しているクロックレートは、サイクルカウントの計算に使用するクロックレートとは異なるため、サイクルカウントをスケーリングする必要があります。
  • 100GBASE-R4 : 21'd201415 (Clause 82、402.3 MHzで0.5ms + 1%、-25%
  • 100GBASE-R2/4: 21'd207518 (Clause 82、415.039 MHzで0.5ms +1%、-25%
  • 25GBASE-R1 : 21'd806451 (Clause 107、402.3 MHzで2.0ms + 1%、-25%
  • 10GBASE-R1 : 21'd20141 (Clause 49、161.13 MHzで0.125ms + 1%、-25%
  • 10GBASE-R1 : 21'd50403 (Clause 49、402.83 MHzで0.125ms + 1%、-25%

RX PCSのリセットが、この値の変更後に必要です。

RW 0x312C7