Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.12.1.6. Auto Negotiation Config Register 3

オフセット : 0xC3

Auto Negotiation Config Register 3フィールド

この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット パラメーター名 説明 アクセス リセット
30:28 override_an_pause AN_PAUSEオーバーライド値

Override AN Parametersがイネーブル ( override_an_parameters_enable=1 ) の場合、このレジスターでは、AN Baseページで使用されるAN_PAUSEの値を制御します。

[0] : Pause Ability

[1] : Asymmetric Direction

[2] : Reserved

RW 0x0
27:24 override_an_fec AN_FECオーバーライド値

Override AN Parametersがイネーブル ( override_an_parameters_enable=1 ) の場合、このレジスターでは、AN Baseページで使用されるAN_FECの値を制御します。

[24] = 10G BASE-R FEC Capability

[25] = 10G BASE-R FEC Request

[26] = 25G IEEE RS-FEC Request

[27] = 25G IEEE BASE-R FEC Request

RW 0x0
23:16 override_an_tech AN_TECHオーバーライド値、ビット [7:0]

Override AN Parametersがイネーブル ( override_an_parameters_enable=1 ) の場合、このレジスターでは、AN Baseページで使用されるAN_TECHの値を制御します。

[16] = Reserved

[17] = 10GBASE-KX4 (XAUI)

[18] = 10GBASE-KR

[19] = Reserved

[20] = Reserved

[21] = Reserved

[22] = 100GBASE-KP4

[23] = 100GBASE-KR4

RW 0x0
15:0 user_base_page_low User Controlled AN Baseページ (下位ビット)

User Controlled Baseページがオンの場合 ( an_base_pages_ctrl=1 ) 、このレジスターによって、デフォルトページの代わりに使用されるUserベースページの下位ビットが提供されます。

[15] = Next pageビット

[14] = ACKビット (State Machineにより制御)

[13] = Remote Faultビット [12:10]: Pauseビット

[9:5] = Echoed Nonce (SMにより設定)

[4:0] = Selector

注: ビット49 (AN BASEページのPRBSビット) は、SMによって生成されます。
RW 0x0