Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.11.17.1.5. 10/25Gイーサネット・チャネル (PTP付き、外部AIBクロッキングなし)

表 56.  ユースケースのコンフィグレーション
イーサネット・チャネル数 データレート コア・インターフェイス 外部AIBクロッキング
2 25.78125 Gbps 64ビット ディスエーブル
o_clk_pll_div64[number of channel] (402.83MHz) を各イーサネット・チャネルの i_sl_clk_tx および i_sl_clk_rx に接続します。次のガイドラインに基づいて行います。
10G/25Gのチャネル数 クロック接続ガイドライン
シングルチャネル o_clk_pll_div64[1]i_sl_clk_tx および i_sl_clk_rx に接続します。
2チャネル o_clk_pll_div64[2]i_sl_clk_tx[1:0] および i_sl_clk_rx[1:0] に接続します。
3チャネル o_clk_pll_div64[3]i_sl_clk_tx[2:0] および i_sl_clk_rx[2:0] に接続します。
4チャネル o_clk_pll_div64[4]i_sl_clk_tx[3:0] および i_sl_clk_rx[3:0] に接続します。
図 56. イーサネット10/25G (PTP付き)