Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.10.5. シリアルI/Oピン

CPRI PHY IPコアには常にシリアルI/Oピンが含まれています。シミュレーション・ファイルでは、これらのピンを使用してコアへのシリアル接続を提供し、合成の場合にコアで使用するトランシーバーのピン位置を定義します。
表 84.  CPRI PHYシリアルI/Oピン
ポート名 説明
o_tx_serial [n] n TX側のトランシーバー・シリアルピン。各チャネルに1つ。
i_rx_serial [n] n RX側のトランシーバー・シリアルピン。各チャネルに1つ。