Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.12.1.19. Link Training Config Register for Lane 2

オフセット : 0xE4

Link Training Config Register for Lane 2フィールド

この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット パラメーター名 説明 アクセス リセット
26:16 lt_prbs_seed_ln2 Lane 2のリンク・トレーニングPRBSシード (100G NRZにのみ適用)

PRBSの初期シードを設定します。デフォルト値は11'h72dです

RW 0x72D
2:0 lt_prbs_pattern_select_ln2 Lane 2に対するリンク・トレーニングPRBSパターン選択 (100G NRZにのみ適用)

0 : Clause 92 Polynomial 0を使用します。

1 : Clause 92 Polynomial 1を使用します。

2 : Clause 92 Polynomial 2を使用します。

3 : Clause 92 Polynomial 3を使用します。

4 : Clause 92 Polynomial 3を使用します。 (CL72 PRBSパラメーターがイネーブルの場合)

他のすべての設定はReservedです。

  • レーン2のデフォルト値は2です。
RW 0x2