Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.2. EタイルCPRI PHYインテルFPGA IP の概要

EタイルCPRI PHYインテルFPGA IP のブロック図で示しているのは、メインブロックと各バリアントの内部および外部接続です。
図 59. RS-FEC付き24.33024 Gbpsブロック図
  • このIPコアのバリアントでは、最大4チャネルのRS-FEC付き24.33024 Gbpsのライン・ビット・レートをサポートします。
  • FPGAピンとコアとの間の遅延計算のレイテンシー測定をサポートします。
図 60. 10.1376 Gbpsブロック図
  • このIPコアのバリアントでは、最大4チャネルのRS-FEC付き10.1376 Gbpsのライン・ビット・レートをサポートします。
  • FPGAピンとコアとの間の遅延計算のレイテンシー測定をサポートします。