Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.11.14.4. PTPリコンフィグレーション・インターフェイス

PTPを使用する場合は、制御レジスターおよびステータスレジスターにアクセスします。このレジスターは、通常動作中にイーサネット インテルFPGA IP向けEタイル ハードIP のPTPインターフェイスに使用するトランシーバー・チャネルを制御しています。このアクセスには、Avalon-MMインターフェイスを使用します。

PTPリコンフィグレーション・インターフェイスが使用可能なのは、1つから4つの10G/25Gチャネル、RS-FEC、およびPTPバリアントを持つ100Gチャネルを使用する場合です。

表 48.  PTPリコンフィグレーション・インターフェイスこのインターフェイス内の信号のクロッキングは、 i_reconfig_clk クロックによって行われ、リセットは、 i_reconfig_reset によって行われます。
注: pを含む幅を持つポートは、モジュール内のPTP EMIBインスタンスごとに1が割り当てられます。
ポート名 説明

i_ptp_reconfig_address[p*1-9:10]

各レーン19ビット

PTPチャネル用の制御レジスターおよびステータスレジスターのアドレスバス。

i_ptp_reconfig_write[p-1:0]

1

PTPチャネル書き込み信号。アサートされて、リコンフィグレーション読み出しデータバスにデータを書き込みます。

i_ptp_reconfig_read[p-1:0]

1

PTPチャネル読み出し信号。アサートされて、読み出しサイクルを開始します。

i_ptp_reconfig_writedata[p*8-1:0]

8

PTPチャネルデータ。書き込みサイクルで書き込まれます。

o_ptp_reconfig_readdata[p*8-1:0]

8

PTPチャネルデータ。読み出しサイクルによって読み取られます。

o_ptp_reconfig_waitrequest[p-1:0]

1

Avalon-MMストール信号。各チャネルのPTP制御レジスターおよびステータスレジスターでの操作用です。読み書きサイクルが完了するのは、この信号がLowになったときです。