Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.4. リソース使用率

EタイルCPRI PHY IP コア用のリソースの入手元は、 インテル® Quartus® Primeプロ・エディション開発ソフトウェア・バージョン19.1です。
表 69.  選択したバリエーションのリソース使用率
CPRIライン・ビット・レート Native PHY Debug Master Endpointパラメーターのイネーブル ALM 専用ロジックレジスター数 メモリー20K
24 Gbps (1チャネル) オン 2,232 3,024 8
オフ 1,396 1,996 4
10 Gbps (1チャネル) オン 2,242 3,231 6
オフ 1,346 1,968 4