Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.10.4. 64B/66Bラインレートのステータス・インターフェイス

この項では、CPRI PHY 64b/66bラインレートのステータスポートを一覧表示していす。各CPRI PHYチャネルには、独自のステータスポートがあります。
表 83.  64B/66BインターフェイスのCPRI PHYステータス・インターフェイス信号
ポート名 ドメイン 説明
o_sl_tx_lanes_stable[n] チャネルあたり1ビット 非同期 IPコアでは、この信号をアサートして、TX PMAがreadyであることを示します。 i_csr_rst_nまたは i_tx_rst_n がアサートされると、信号がディアサートされます。
o_sl_rx_pcs_ready[n] チャネルあたり1ビット 非同期 IPコアでは、この信号をアサートして、対応するRXデータパスがreadyであることを示します。 i_csr_rst_n または i_tx_rst_n がアサートされると、信号がディアサートされます。
o_sl_rx_block_lock[n] チャネルあたり1ビット 非同期 IPコアでは、この信号をアサートして、対応するCPRI PHYチャネルの66bブロック・アラインメントが完了したことを示します。
o_sl_rx_hi_ber[n] チャネルあたり1ビット 非同期 IPコアでは、この信号をアサートして、対応するCPRI PHYチャネルのRX PCS がHi-BER状態にあることを示します。
o_sl_ehip_ready[n] チャネルあたり1ビット 非同期 IPコアでは、 i_sl_csr_rst_n または i_sl_tx_rst_n の後にこの信号をアサートして、CPRI PHYによってすべての内部初期化が完了し、リコンフィグレーション・トランザクションの受け入れ準備とデータの送信準備ができたことを示します。