Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

2.12.2.23. Status for Dynamic Deskew Buffer

オフセット : 0x354

Status for Dynamic Deskew Bufferフィールド

この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット パラメーター名 説明 アクセス リセット
16 err_skew ダイナミック・デスキュー・バッファーのオーバーフロー
1 : 少なくとも1つのレーンのダイナミック・デスキュー・バッファーが、最後のリセットより後の過去の時点でオーバーフローしました。
  • アサートされると、値の保持は、ユーザーが i_clear_internal_err ポートを使用してそれをクリアするか、RXデータパスがリセットされるまで行われます。
  • ダイナミック・デスキュー・バッファーのクリアは、 i_signal_ok のディアサートまたはRXデータパスのリセットによって行う必要があります。
  • ダイナミック・デスキュー・バッファーがオーバーフローすると、RXデータが失われるため、パケットが失われ、フレームエラーが発生する可能性があります。
  • パケットが失われず、チャネルの整合性が維持されている場合でも、オーバーフローは、決して発生しません。発生した場合は、チャネル内の何かが仕様に従っていないことを示しています。
RO 0x0
15:12 err_overflow レーンごとのダイナミック・デスキュー・バッファー・オーバーフロー・インジケーター
[n]=1 : レーンnのダイナミック・デスキュー・バッファーが、最後のリセットより後の過去の時点でオーバーフローしました。
  • アサートされると、値の保持は、ユーザーが i_clear_internal_err ポートを使用してそれをクリアするか、RXデータパスがリセットされるまで行われます。
  • ダイナミック・デスキュー・バッファーのクリアは、 i_signal_ok のディアサートまたはRXデータパスのリセットによって行う必要があります。
  • ダイナミック・デスキュー・バッファーがオーバーフローすると、RXデータが失われるため、パケットが失われ、フレームエラーが発生する可能性があります。
  • パケットが失われず、チャネルの整合性が維持されている場合でも、オーバーフローは、決して発生しません。発生した場合は、チャネル内の何かが仕様に従っていないことを示しています。
RO 0x0
11:8 rd_numdata レーンごとのダイナミック・デスキュー・バッファーがほぼフル
[n]=1 : レーン n の動的スキュー調整バッファーの占有率が、 rxpma_max_skew によって設定されたウォーターマークを超えました。
  • マルチレーンEHIPコアで実際に使用されているレーンでのみ有効です。
  • ウォーターマークの超過は、エラーを示すものではありませんが、過去の問題が原因で、コアの許容スキュー変動量が制限されていることを示している可能性があります。
RO 0x0