Eタイル ハードIPユーザーガイド: イーサネット インテルFPGA IP向けEタイル ハードIPおよび EタイルCPRI PHYインテルFPGA IP

ID 683468
日付 5/17/2019
Public
ドキュメント目次

3.11.2. CPRI PHYレジスター

このレジスターでは32ビットアドレスを使用します。バイトアドレス指定はできません。
表 90.  CPRI PHY レジスター
アドレス ビット 名前 説明 アクセス リセット
0xC00 4 cpri_fec_en RS-FECブロックを確定的レイテンシーのためにイネーブルします。
  • 0: RS-FECをイネーブルします。
  • 1: RS-FECディスエーブルします。

TXおよびRXデータパスは、このビットを変更した後にリセットしてください。

RW リセット値は、選択したIPバリアントによって異なります。たとえば、リセット値が1になるのは、インスタンス化されたIPバリアントがRS-FEC付き24.33024G (64/66b) の場合です。
[3:0] cpri_rate_sel CPRI速度を選択します。EFIFOと確定的レイテンシーでは、このレジスターを使用します。
  • 0x9: 10 Gbps
  • 0xb: 24 Gbps

TXおよびRXデータパスは、このビットを変更した後にリセットしてください。

RW リセット値は、選択したIPバリアントによって異なります。たとえば、リセット値が0xbになるのは、インスタンス化されたIPバリアントがRS-FEC付き24.33024G (64/66b) の場合です。
0XC01 0 measure_valid 確定値が有効かどうかを示します。
  • 0 : 有効
  • 1 : 無効
RO 0x0
0XC02 [20:0] tx_delay TXデータパス・レイテンシーの確定的レイテンシー測定値を固定形式で示します。(Q13.8)

この値が有効なのは次の場合のみです。 measure_valid = 0

RO 0x0
0XC03 [20:0] rx_delay RXデータパス・レイテンシーの確定的レイテンシー測定値を固定形式で示します。(Q13.8)

この値が有効なのは次の場合のみです。 measure_valid = 0

RO 0x0