Arria 10 SoC 開発キット・ユーザーガイド

ID 683227
日付 9/05/2017
Public
ドキュメント目次

5.9.11.6. FPGA 補助信号

表 49.  FPGA 補助信号
バンク ピン番号 回路図上の名前 説明
2A AH18 PS_D0 PS モード・データライン
2A AN18 CLK_50M_FPGA MAXV 50Mhz クロック
2A AP20 CLKUSR 100Mhz クロック
2A AR20 FPGA_IO1 EMAC1 MDC 信号
2A AV16 FPGA_IO0 EMAC1 MDIO 信号
2A AW16 PCIE1V8_PERSTn PCIE PHY 0 リセット信号
2A AV18 PCIE1V8_PERST1n PCIE PHY 1 リセット信号
2A AV17 FPGA_IO3 EMAC2 MDC 信号
2A AV22 CvP_CONFDONE FPGA コンフィグレーション後の HPS UART0 TX
2A AW20 FPGA_IO2 EMAC2 MDIO 信号
2A AU21 CRCERROR FPGA コンフィグレーション後の HPS UART0 RX
2I AT22 DP_AUX_CH_N ディスプレイ・ポート AUX ポート N
2I AU22 DP_AUX_CH_P ディスプレイ・ポート AUX ポート P