Arria 10 SoC 開発キット・ユーザーガイド

ID 683227
日付 9/05/2017
Public
ドキュメント目次

5.9.7. RS-232 UART (HPS)

この開発ボードは、HPS デバッグ UART と FPGA デバッグ UART インターフェイスの 2 つの UART インターフェイスをサポートしています。HPS デバッグ UART は、 FT232RQ-REEL USB と UART 間のブリッジを使用してミニ USB コネクター (J10) に接続されています。このインターフェイスでサポートされる最大レートは 1 Mbps です。FPGA デバッグ UART は、MAX3221 UART PHY を使用して DB9 コネクター (J25) に接続されています。ボード・リファレンス D11 と D12 は、TX と RX の動作を示すために点灯する HPS デバッグ UART LEDです。

表 39.  UART FPGA の信号名と機能
FPGA ピン割り当て 共有 I/O ビット 回路信号名 説明
J18 GPIO1_IO6 UARTA_TX HPS デバッグ UART ポート 1 TX
J19 GPIO1_IO7 UARTA_RX HPS デバッグ UART ポート 1 RX
AV22 - CVP_CONFDONE FPGA コンフィグレーション後の HPS UART0 TX
AU21 - CRCERROR FPGA コンフィグレーション後の HPS UART0 RX