High Bandwidth Memory (HBM2) Interface Intel® FPGA IPユーザーガイド

ID 683189
日付 10/05/2020
Public
ドキュメント目次

7.4. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのタイミング

HBM2メモリー・インターフェイスの最大周波数は、 インテル® Stratix® 10デバイスのスピードグレードに基づきます。最大コア・インターフェイス周波数が制限される周波数では、コアロジックによってタイミングが満たされます。

HBM2の効率を最大限に高めるために、ユーザーロジックがデザインのベスト・プラクティスに従っていることを確認してください。AXIマスターとスレーブとの入出力信号間の組み合わせパスを避けるように注意してください。パイプライン・レジスターを必要に応じて追加し、タイミングが重要なパスではロジックレベルを削減して、コアタイミング要件が正常に満たされるようにします。Backpressure Latency機能を使用すると、最大で2つのレジスターステージを、ユーザー・インターフェイスとHBM2 IPとの間に追加できます。Backpressure Latencyについて詳しくは、ユーザーロジックからHBM2 Controller AXI Interfaceへのタイミングの改善 を参照してください。

次のドキュメントで詳しく説明している インテル® Stratix® 10デバイス・アーキテクチャーとデザイン手法を採用すると、最良のコア・パフォーマンスを達成できます。

  • インテル® Stratix® 10高性能デザイン・ハンドブック
  • インテル® Quartus® Primeプロ・エディション: デザイン最適化 インテル® Quartus® Primeプロ・エディション タイミング収束と最適化 の章