High Bandwidth Memory (HBM2) Interface Intel® FPGA IPユーザーガイド

ID 683189
日付 10/05/2020
Public
ドキュメント目次

7.1. High Bandwidth Memory (HBM2) DRAMの帯域幅

インテル® Stratix® 10デバイスの各HBM2 DRAMには、128ビットのチャネルが8つあります。 次の例で示している帯域幅の計算は、HBM2インターフェイス1つによって提供されます。

インターフェイスを1GHzで実行している場合、 128DQ * 1GHz = 128Gbps

  • インターフェイスはダブル・データレート・モードで動作するので、HBM2あたりの総帯域幅は、128Gbps * 2 = 256Gbps
  • HBM2インターフェイスの総帯域幅は、256Gbps * 8 = 256ギガバイト/秒
  • HBM2コントローラーが90%の効率で動作する場合、有効帯域幅は、256Gbps * 0.9 = 約230ギガバイト/秒