High Bandwidth Memory (HBM2) Interface Intel® FPGA IPユーザーガイド

ID 683189
日付 10/05/2020
Public
ドキュメント目次

4.2.5. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのExample Designsパラメーター

Example Designsタブでは、デザイン例ファイルの設定をシミュレーションおよび合成用に行うことができます。
図 11. HBM2 IPパラメーターのExample Designsタブ
表 14.  Example DesignsタブのExample Design Files欄
表示名 説明
Simulation

シミュレーションに必要なすべてのファイルセットがシステムで生成されるように指定するには、Generate Example Designをクリックします。1、2分の追加遅延が、シミュレーション・ファイル・セットの生成時に予想されます。

このパラメーターをイネーブルしない場合、システムではシミュレーション・ファイル・セットの生成は行いません。代わりに、出力ディレクトリーには ed_sim.qsys ファイルが含まれます。このファイルには、プラットフォーム・デザイナーのシミュレーション・デザイン例の詳細が含まれています。出力ディレクトリーには、make_sim_design.tcl ファイルと他の対応tclファイルも含まれます。

make_sim_design.tcl ファイルをコマンドラインから実行して、シミュレーション・デザイン例を生成します。異なるシミュレーター用に生成されたデザイン例は、/simサブディレクトリーにあります。

Synthesis

シミュレーションに必要なすべてのファイルセットがシステムで生成されるように指定するには、Generate Example Designをクリックします。1、2分の追加遅延が、シミュレーション・ファイル・セットの生成時に予想されます。

このパラメーターをイネーブルしない場合、システムではシミュレーション・ファイル・セットの生成は行いません。代わりに、出力ディレクトリーには ed_synth.qsys ファイルが含まれます。このファイルには、プラットフォーム・デザイナーのシミュレーション・デザイン例の詳細が含まれています。 出力ディレクトリーには、make_qii_design.tcl ファイルと他の対応tclファイルも含まれます。

make_sim_design.tcl ファイルをコマンドラインから実行して、シミュレーション・デザイン例を生成します。異なるシミュレーター用に生成されたデザイン例は、/qiiサブディレクトリーにあります。

ヒント: デザイン例では、生成、シミュレーション、 インテル® Quartus® Primeコンパイルフローのサポートを選択したデバイスに対して行います。デザイン例をシミュレーションに使用するには、Simulationパラメーターをイネーブルします。デザイン例をコンパイルとハードウェアに使用するには、Synthesisパラメーターをイネーブルします。

表 15.  Example DesignsタブのGenerated HDL Format欄
表示名 説明
Simulation HDL format

デザイン例のシミュレーション用に生成されたHDLファイルの形式。