インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

12.1.1. Eタイル・トランシーバーのPMA機能

トランスミッター、レシーバー、および高速クロッキング・リソースによりPMAチャネルが形成されます。送信機能により、優れたシグナル・インテグリティーがもたらされます。最大データレートは、58Gbps PAM4または28.9Gbps NRZです。さらに、各PMAの高度なイコライゼーション回路により、広い周波数スペクトルにわたって伝送損失を補償します。
表 31.  Eタイル・トランシーバーのトランシーバーPMA機能
特徴 機能
データレート 最大58Gbps
光モジュールサポート

XFP、QSFP-DD、OSFP、QSFP/QSFP28、QSFP56、SFP+、SFP28、SFP56、CFP/CFP2/CFP4光モジュールのサポート

ケーブル駆動サポート SFP+ Direct Attach、eSATA
送信プリエンファシス
  • 1ポストタップと3プリタップ (PAM4の場合)
  • 1ポストタップと1プリタップ (NRZの場合)
ダイナミック・リコンフィグレーション 各トランシーバー・チャネルのAvalonメモリーマップド・インターフェイスの個別制御が可能になり、最大限のトランシーバーの柔軟性を達成

PCS – PMAおよびPCS - コア - FPGAファブリックの複数のインターフェイス幅

16、20、32、40、または64ビット・インターフェイス幅によるデシリアライゼーション幅の柔軟性、エンコーディング、およびレイテンシー低減