インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション

インテルは、 インテル® Quartus® Prime開発ソフトウェアのインクリメンタル・コンパイル・デザイン・フローの実績をベースに、パーシャル・リコンフィグレーション・プロセスをビルドしました。パーシャル・リコンフィグレーションを使用すると、FPGAの一部のリコンフィグレーションを行いながら、他のセクションを継続して実行させることができます。クリティカルなアップタイムが要求されるシステムにおいて、サービスの提供を中断することなく、機能の更新や調整ができます。

パーシャル・リコンフィグレーションでは、消費電力とコストを削減するだけでなく、ロジック密度を効果的に高めることができます。最初からすべての機能をFPGAに搭載するのではなく、同時に動作させる必要のない機能を外部メモリーに格納しておいて、必要な時にFPGAにロードすることができます。この手法を用いれば、1つのFPGAで複数のアプリケーションを実行できるので、FPGAのサイズ、ボードスペース、および電力の要件を削減することができます。

ダイナミック・リコンフィグレーションを使用すると、 インテル® Agilex™ 7 FPGA & SoCによって、トランシーバー・チャネルのデータレート、プロトコル、およびアナログ設定を動的に変更することができます。このとき、隣接するトランシーバー・チャネルのデータ転送に影響を与えることはありません。この機能は、オンザフライのマルチプロトコル、またはマルチレートのサポートが必要なアプリケーションに最適です。

ダイナミック・リコンフィグレーションは、トランシーバー内のPMAブロックとPCSブロックの両方で可能です。ダイナミック・リコンフィグレーションとパーシャル・リコンフィグレーションを併用して、FPGAコアとトランシーバーのパーシャル・リコンフィグレーションを同時に実行することもできます。