インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

2.2. インテル® Agilex™ 7 FPGA & SoC Iシリーズ

表 8.  IシリーズFPGAファミリープラン: 主な特長この表の値は、最大のリソースまたはパフォーマンスです。
デバイス ロジックエレメント (LE) アダプティブ・ロジック・モジュール eSRAM M20K MLAB DSP 暗号ブロック
サイズ (Mb) サイズ (Mb) サイズ (Mb) 18x19乗算器
AGI 019 1,918,975 650,500 1 18 8,500 166 35,525 20 1,354 2,708 2
AGI 023 2,308,080 782,400 1 18 10,464 204 39,120 24 1,640 3,280 2
AGI 022 2,208,075 748,500 10,900 212 37,425 23 6,250 12,500
AGI 027 2,692,760 912,800 13,272 259 45,640 28 8,528 17,056
AGI 035 3,540,000 1,200,000 3 54 14,931 292 60,000 37 9,594 19,188 4
AGI 040 4,047,400 1,372,000 3 54 19,908 389 68,600 42 12,792 25,584 4
注: インテル® Agilex™ 7 FPGA & SoCでサポートする PCIe* ブロックのタイル位置は、15A、14C、および15Cです。 CXL* がサポートされるタイル位置は、14Cおよび15Cです (2957Aパッケージのみ)。
表 9.  IシリーズFPGAファミリープラン: トランシーバーおよびHPSこの表の値は、最大のリソースまたはパフォーマンスです。
デバイス

CXL* レーン

Fタイル Rタイル

HPS

トランシーバー・チャネル

イーサネット・ブロック

10

PCIe* コントローラー

11

PCIe* 12/

CXL* 13コントローラー

FGT 14

FHT 15

32Gbps

NRZ

58Gbps

PAM4

58Gbps

NRZ

116Gbps

PAM4

AGI 019 16

64

48

8

8 4 16 4 17 1 可能
AGI 023 16

64

48

8

8 4 16 4 17 1 可能
AGI 022 32

64

48

8

8 4 16 4 17 3 可能
AGI 027 32

64

48

8

8 4 16 4 17 3 可能
AGI 035

96

72

24

24 6 18 619
AGI 040

96

72

24

24 6 18 6 19
表 10.  IシリーズFPGAのFタイル搭載パッケージ表の読み方の例: 3184BパッケージのAGI 022の場合、GPIOが720個あり、そのうち360個がLVDSです。Fタイルが4個あり、FGTチャネルでは最大合計64× 32Gbps NRZまたは48× 58Gbps PAM4をサポートし、FHTチャネルでは最大合計8× 58Gbps NRZ、または8× 116Gbps PAM4をサポートします。
デバイス パッケージ

(グリッド配列: 六角形)

3184B

(56mm × 45mm)

0.92mmピッチ

3948A

(56mm × 56mm)

0.92mmピッチ

GPIO LVDS Fタイル ×4 GPIO LVDS Fタイル ×6
FGT FHT FGT FHT

32

Gbps

NRZ

58

Gbps

PAM4

58

Gbps

NRZ

116

Gbps

PAM4

32

Gbps

NRZ

58

Gbps

PAM4

58

Gbps

NRZ

116

Gbps

PAM4

AGI 019 480 240 64 48 8 8
AGI 023 480 240 64 48 8 8
AGI 022 720 360 64 48 8 8
AGI 027 720 360 64 48 8 8
AGI 035 576 288 96 72 24 24
AGI 040 576 288 96 72 24 24
表 11.  IシリーズFPGAのFタイルおよびRタイル搭載パッケージ: 1805Aおよび2957A表の読み方の例: 2957AパッケージのAGI 022の場合、GPIOが720個あり、そのうち360個がLVDSです。Fタイルが1個あり、FGTチャネルでは最大16× 32Gbps NRZまたは12× 58Gbps PAM4をサポートし、FGTチャネルでは最大4× 58Gbps NRZ、または4× 116Gbps PAM4をサポートします。Rタイルが3個あり、最大合計48× PCIe* (レーンあたり最大32Gbps)、または32× CXL* レーンをサポートします。
デバイス パッケージ

(グリッド配列: 六角形)

1805A

(42.5mm × 42.5mm)

1.025または0.92mmピッチ

2957A

(56mm × 45mm)

1.0または0.92mmピッチ

GPIO LVDS Fタイル ×1 Rタイル ×1 GPIO LVDS Fタイル ×1 Rタイル ×3
FGT

32

Gbps

PCIe*

CXL*

FGT FHT

32

Gbps

PCIe*

CXL*

20

32

Gbps

NRZ

58

Gbps

PAM4

32

Gbps

NRZ

58

Gbps

PAM4

58

Gbps

NRZ

116

Gbps

PAM4

AGI 019 480 240 16 12 16 16
AGI 023 480 240 16 12 16 16
AGI 022 720 360 16 12 4 4 48 32
AGI 027 720 360 16 12 4 4 48 32
表 12.  IシリーズFPGAのFタイルおよびRタイル搭載パッケージ: 3184A表の読み方の例: 3184AパッケージのAGI 022の場合、GPIOが720個あり、そのうち360個がLVDSです。Fタイルが3個あり、FGTチャネルでは最大48× 32Gbps NRZまたは36× 58Gbps PAMをサポートし、FHTチャネルでは8× 58Gbps NRZまたは8× 116Gbps PAM4をサポートします。Rタイルが1個あり、最大合計16× PCIe* (レーンあたり最大32Gbps)、 または16× CXL* レーンをサポートします。
デバイス パッケージ

(グリッド配列: 六角形)

3184A

(56mm × 56mm)

0.92mmピッチ

GPIO LVDS Fタイル ×3 Rタイル ×1
FGT FHT

32Gbps

PCIe*

CXL*

32Gbps

NRZ

58Gbps

PAM4

58Gbps

NRZ

116Gbps

PAM4

AGI 022 720 360 48 36 8 8 16 16
AGI 027 720 360 48 36 8 8 16 16
10 最大10、25、40、50、100、200、または400GbE MAC、およびFECハードIPブロック。
11 最大 PCIe* ハードIPブロック ( PCIe* 4.0 ×16)、または分岐可能な PCIe* 4.0 ×8 (EP) 2個または PCIe* 4.0 ×4 (RP) 4個。
12 最大 PCIe* ハードIPブロック ( PCIe* 5.0 ×16)、または分岐可能な PCIe* 5.0 ×8 (EP) 2個または PCIe* 5.0 ×4 (RP) 4個。
13 最大 CXL* ハードIPブロック ( PCIe* 5.0 ×16) エンドポイント。
14 最大Fタイル汎用トランシーバー (FGT) RSおよびKP FEC NRZは最大32Gbps、PAM4は最大58Gbps。
15 最大Fタイル高速トランシーバー (FHT) RS およびKP FEC NRZは最大58Gbps、またはPAM4は最大116Gbps。
16 Fタイルは最大4個まで (パッケージ3184Bの場合)。
17 PCIe* コントローラーは最大4個まで (3184Bパッケージの場合)。
18 Fタイルは最大6個まで (パッケージ3948Aの場合)。
19 PCIe* コントローラーは最大6個まで (パッケージ3948A)。
20 使用可能な CXL* レーンの増設オプションについては、インテル・プレミアサポートにご連絡ください (照会ID #15012021851)。