インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL

インテル® Agilex™ 7 FPGA & SoCのI/Oバンクに含まれているI/O PLLを使用して、I/Oインターフェイスまたはファブリック・クロッキングを行います。
表 24.  I/OバンクのI/O PLL
シリーズ バンクI/O PLL ファブリック・フィードI/O PLL
Fシリーズ 2 1
Iシリーズ 2 1
Mシリーズ 2 1

I/O PLLは、汎用アプリケーション向けにコア・ファブリックで使用できます。例えば、クロック・ネットワーク遅延補償やゼロ遅延クロック・バッファリングなどです。

I/O PLLの位置は、I/Oバンク内のハード・メモリー・コントローラーおよびLVDSシリアライザー/デシリアライザー (SERDES) ブロックに隣接しています。この配置により、PLLとそれを必要とするI/Oとの密結合が作成されます。このアーキテクチャーにより、外部メモリーと高速LVDSインターフェイスのデザインが簡素化され、タイミング・クロージャーが容易になります。